针对表面带有微结构硅晶圆的封装展开研究,以采用 Ti / Au 作为金属过渡层的硅—硅共晶键合为对象,提出一种表面带有微结构的硅—硅共晶键合工艺,以亲水湿法表面活化处理降低硅片表面杂质含量,以微装配平台与键合机控制键合环境及温度来保证键合精度与键合强度,使用恒温炉进行低温退火,解决键合对硅晶圆表面平整度和洁净度要求极高,环境要求苛刻的问题。高低温循环测试试验与既定拉力破坏性试验结果表明: 提出的工艺在保证了封装组件封装强度的同时,具有工艺温度低、容易实现图形化、应力匹配度高等优点。EVG键合机也可以通过添加电源来执行阳极键合。对于UV固化的黏合剂,可选的键合室盖里具有UV源。台积电键合机轮廓测量应用

一旦认为模具有缺陷,墨水标记就会渗出模具,以便于视觉隔离。典型的目标是在100万个管芯中,少于6个管芯将是有缺陷的。还需要考虑其他因素,因此可以优化芯片恢复率。
质量体系确保模具的回收率很高。晶圆边缘上的裸片经常会部分丢失。芯片上电路的实际生产需要时间和资源。为了稍微简化这种高度复杂的生产方法,不对边缘上的大多数模具进行进一步处理以节省时间和资源的总成本。
半导体晶圆的光刻和键合技术以及应用设备,可以关注这里:EVG光刻机和键合机。 福建芯片键合机EVG键合机的特征有:压力高达100 kN、基底高达200mm、温度高达550°C、真空气压低至1·10-6 mbar。

封装技术对微机电系统 (micro-electro-mechanical system,MEMS) 器件尺寸及功能的影响巨大,已成为 MEMS技术发展和实用化的关键技术[1]。实现封装的技术手段很多,其中较关键的工艺步骤就是键合工艺。随着 MEMS 技术的发展,越来越多的器件封装需要用到表面带有微结构的硅片键合,然而MEMS器件封装一般采用硅—硅直接键合( silicon directly bonding,SDB) 技术[2]。由于表面有微结构的硅片界面已经受到极大的损伤,其平整度和光滑度远远达不到SDB的要求,要进行复杂的抛光处理,这**加大了工艺的复杂性和降低了器件的成品率[3]。
Ziptronix Inc. 与 EV Group(简称“EVG ”)***宣布已成功地在客户提供的300毫米DRAM晶圆实现亚微米键合后对准精度。方法是在 EVG Gemini FB 产品融合键合机和 SmartView NT 键合对准机上采用 Ziptronix 的DBI混合键合技术。这种方法可用于制造各种应用的微间距3D集成电路,包括堆栈存储器、上等图像传感器和堆栈式系统芯片 (SoC)。
Ziptronix 的首席技术官兼工程副总裁 Paul Enquist 表示:“DBI 混合键合技术的性能不受连接间距的限制,只需要可进行测量的适当的对准和布局工具,而这是之前一直未能解决的难题。EVG 的融合键合设备经过优化后实现了一致的亚微米键合后对准精度,此对准精度上的改进为我们的技术的大批量生产 (HVM) 铺平了道路。” 自动键合系统EVG®540,拥有300 mm单腔键合室和多达4个自动处理键合卡盘。

引线键合主要用于几乎所有类型的半导体中,这是因为其成本效率高且易于应用。在蕞佳环境中,每秒蕞多可以创建10个键。该方法因所用每种金属的元素性质不同而略有不同。通常使用的两种引线键合是球形键合和楔形键合。
尽管球形键合的蕞佳选择是纯金,但由于铜的相对成本和可获得性,铜已成为一种流行的替代方法。此过程需要一个类似于裁缝的针状装置,以便在施加极高电压的同时将电线固定在适当的位置。沿表面的张力使熔融金属形成球形,因此得名。当铜用于球焊时,氮气以气态形式使用,以防止在引线键合过程中形成氧化铜。 对于无夹层键合工艺,材料和表面特征利于键合,但为了与夹层结合,键合材料沉积和组成决定了键合线的材质。湖北联电键合机
除了支持3D互连和MEMS制造,晶圆级和先进封装外,EVG的EVG500系晶圆键合机还可用于研发,中试和批量生产。台积电键合机轮廓测量应用
共晶键合[8,9]是利用某些共晶合金熔融温度较低的特点,以其作为中间键合介质层,通过加热熔融产生金属—半导体共晶相来实现。因此,中间介质层的选取可以很大程度影响共晶键合的工艺以及键合质量。中间金属键合介质层种类很多,通常有铝、金、钛、铬、铅—锡等。虽然金—硅共熔温度不是蕞 低( 363 ℃ ) 的,但其共晶体的一种成分即为预键合材料硅本身,可以降低键合工艺难度,且其液相粘结性好,故本文采用金—硅合金共晶相作为中间键合介质层进 行表面有微结构的硅—硅共晶键合技术的研究。而金层与 硅衬底的结合力较弱,故还要加入钛金属作为黏结层增强金层与硅衬底的结合力,同时钛也具有阻挡扩散层的作用, 可以阻止金向硅中扩散[10,11]。台积电键合机轮廓测量应用