(3)HS信号电平判决和建立/保持时间容限(GROUP3:HS-RXVOLTAGEANDSETUP/HOLDREQUIREMENTS):其中包含了被测件对于HS信号共模电压、差分电压、单端电压、共模噪声、建立/保持时间的容限测试等。(TestIDs:2.3.1,2.3.2,2.3.3,2.3.4,2.3.5,2.3.6,2.3.7.2.3.8)
(4)HS信号时序容限测试(GROUP4:HS-RXTIMERREQUIREMENTS):其中包含了对于HS和LP间状态切换时的一系列时序参数的容限测试。(TestIDs;2.4.1,2.4.22.4.3,2.4.4,2.4.5,2.4.6,2.4.7,2.4.8,2.4.9,2.4.10,2.4.11)
D-PHY的接收端测试中,需要用到多通道的码型发生以产生多通道的D-PHY的信号,码型发生器需要在软件的控制下改变HS/LP信号的电平、偏置、注入噪声、改变时序关系等。图13.13是以Agilent公司的81250并行误码仪平台构建的一套D-PHY信号的接收容限测试系统。 什么是mipi一致性测试;MIPI测试方案

当主机向从机发送TA(turnaround)请求序列LP-II->LP-IO>LPOO>LP-IO>LPOO时,从机检测到正确的序列后即将低功耗发送使能端和线路检测使能端置1。在序列检测过程中,当接收到LP-II状态时则从机立即终止该模式的进入,使通道处于LP-II状态。当接口工作于高速接收模式时,主要负责接收主机发送过来的图像数据,并对数据包进行解码,将图像数据转换成RGB666、RGB565、RGB888三种格式输出到LCOS驱动控制模块中点亮液晶像素。并生成行同步信号、场同步信号、数据有效信号及像素时钟信号。当接口工作于低功耗接收模式下时,负责接收主机发送过来的低功耗命令和数据,并将其转换成MIPI协议所描述的DBI格式输出到LCOS驱动控制器中,对LCOS显示模式及参数进行配置。MIPI测试方案信号完整性测试:检查MIPI信号传输的可靠性和稳定性,包括检测信号波形的噪声、抖动、失真等;

MIPICSI/DSI的协议测试
对于从事MIPICSI/DSI的芯片和模块开发的用户来说,需要的是能够地验证被测件的功能及在各种可能出现的情况下的表现,依靠示波器提供的信号质量分析和协议解码功能就不太够了(主要是内存深度和触发功能的限制),这时的协议分析仪是个更好的选择,例如Agilent公司基于U4421A平台的MIPICSI/DSI的协议分析和信号激励方案。如图13.14所示,U4421A采用的也是AXIe的模块式结构,是插在AXle机箱里的一个分析模块,根据不同的License选件可以配置分析仪或训练器功能,或者两者兼有。
2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 数字示波器使用及MIPI-DSI信号测量;

2,MIPI协议的主要应用领域
2.5G、3G手机、PDA、PMP、手持多媒体设备
3,目前应用为成熟的两个接口CSI(CameraSerialInterface)一个位于处理器和显示模组之间的高速串行接口DSI(DisplaySerialInterface)一个位于处理器和摄像模组之间的高速串行接口。
4,DSI分层结构DSI分四层,
对应D-PHY、DSI、DCS规范、分层结构图如下:
•PHY定义了传输媒介,输入/输出电路和和时钟和信号机制。
•LaneManagement层:发送和收集数据流到每条lane。
•LowLevelProtocol层:定义了如何组帧和解析以及错误检测等。
•Application层:描述高层编码和解析数据流。 数据线的LP信号质量测试;MIPI测试方案
MIPI LCD 的CLK时钟频率与显示分辨率及帧率的关系;MIPI测试方案
MIPI还是一个正在发展的规范,其未来的改进方向包括采用更高速的嵌入式时钟的M-PHY作为物理层、CSI/DSI向更高版本发展、完善基带和射频芯片间的DigRFV4接口、定义高速存储接口UFS(主要是JEDEC组织)等。当然,MIPI能否成功,还取决于市场的选择。
当前,终端市场要求新设计具有更低功耗、更高数据传输率和更小的PCB占位空间,在这种巨大压力之下,一些智能化且具有更高性能价格比的替代方案开始逐渐为相关设计人员所采用。现在使用的几种基于标准的串行差分接口当中,MIPI接口在功率敏感同时又要求高性能的移动手持式设备领域中的增长极为迅速。而基带和显示器/相机模块对MIPI显示器串行接口(DisplaySerialInterface,DSI)和相机串行接口(CameraSerialInterface,CSI-2)协议的采纳,正是这种增长的主要推动力。DSI和CSI-2是分别针对显示器和相机要求的逻辑层(logical-level)协议,它们通过物理互连对主机与外设之间的数据进行管理、差错和通信。MIPID-PHY规定了连接处理器和外设的物理层的物理及电气特性,这些MIPI接口为服务移动设备市场而专门设计。 MIPI测试方案
MIPI一致性测试 MIPI一致性测试是一种用于检查MIPI设备是否符合MIPI联盟制定规范的测试方法。这种测试方法通常包括两个方面:功能性测试和互操作性测试。在功能性测试中,测试设备会执行一系列针对特定MIPI协议的测试程序,并检查设备是否正确地响应和处理测试指令。例如,针对MIPIDSI(DisplaySerialInterface)协议的测试可以确保显示器能够正常接收和显示图像数据。在互操作性测试中,测试设备会模拟多种不同的设备和情境对MIPI设备进行测试,以确保设备能够与其他设备和系统稳定通信并正常工作。例如,在MIPICSI(CameraSerialInterface)协议...