终端电阻的校准,需要通过如图3所示的RTUN模块来实现。它的原理是利用片外精细电阻对片内电阻进行校准。基准电路产生的基准电压vba(1.2V)经过buffer在片外6.04K电阻上产生电流,用同样大小的电流ires流经片内电阻产生电压与rex-tv(1.2V)进行比较,观察比较器的输出。通过setrd来控制W这三个开关,从000到111扫描,再从111到000扫描,改变片内电阻大小,观察比较器输出cmpout信号的变化,从而得到使得片内电阻接近6.04K的控制字。图2中的比较器终端电阻采用与该模块相同类型的电阻,以及成比例的电阻关系。当RTUN模块完成校准后,得到的控制字setrd同时控制比较器的终端电阻,从而使得比较器终端电阻接近100欧姆。MIPI D-PHY的接收端容限测试;河南MIPI测试安装


MIPI眼图测试
MIPI眼图测试是一种用于评估MIPI传输速率和误差性能的测试方法之一。这种测试方法基于MIPI接口产生的信号波形的“眼图”特征进行分析和评估。眼图是由信号周期内多个时刻的采样点形成的可视化图形,可以描述信号的噪声、抖动和失真情况。在MIPI眼图测试中,测试设备会通过MIPI数据通道发送一系列固定数据模式,并以不同的数据速率和时钟频率进行测试。然后,利用示波器观察和记录信号的眼图特征,根据MIPI联盟制定的标准和规范进行判断和评估,以确定是否符合MIPI规范。通过MIPI眼图测试,可以检查MIPI接口的传输速率、误码率以及噪声等性能指标,帮助厂商确保其MIPI产品的稳定性和可靠性。
MIPI D-PHY的接收端容限测试
除了对于D-PHY设备的发送的信号质量有要求以外,MIPI协会还规定了对于接收端的容限要求,D-PHY的CTS规定的接收端的测试项目主要包含以下几个部分。
(1)LP信号电平和时序的判决容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被测件对于LP信号高电平、低电平的判决阈值和容限对于脉冲宽度的判决容限测试等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8)
(2)LP状态下的指令时序判决容限(GROUP2:LP-RXBEHAVIORALREQUIREMENTS):其中包含了被测件在LP状态下对于初始化、唤醒、Escape模式切换指令时序的判决容限测试等。(TestIDs:2.2.1,2.2.2,2.2.3,2.2.4,2.2.5,2.2.6,2.2.7,2.2.8) MIPI接口高速接收电路设计;

根据D-PHY的CTS的要求,D-PHY的发送信号质量测试主要应该包含以下测试项目:
(1)数据线的LP信号质量测试:包含数据信号在LP模式下的高电平、低电平、上升时间、斜率等。
(2)时钟线的LP信号质量测试:包含时钟信号在LP模式下的高电平、低电平、上升时间、斜率等。
(3)数据线的HS信号质量测试:包含数据信号在HS模式下的差分电压、单端电压。共模电压、上升时间等。(4)GlobalOperation的测试:由于从LP模式切换到HS模式以及HS模式下数据传输完成后退出到LP模式都有一定的时序要求,这部分测试项目有时又称为GlobalOperation的测试项目,其中一些相关时序参数的定义
(5)时钟线的HS信号质量测试:测试项目与数据线的HS信号质量测试项目类似。
(6)HS模式下时钟和数据线间的时序关系测试:包括在HS模式的数据有效前时钟应该提前的准备时间、HS数据传输完后时钟应该保持的时间、数据和时钟信号间的时延等。 嵌入式--接口--MIPI接口;河南MIPI测试安装
MIPI 速率和帧率的关系;河南MIPI测试安装
2,MIPI协议的主要应用领域
2.5G、3G手机、PDA、PMP、手持多媒体设备
3,目前应用为成熟的两个接口CSI(CameraSerialInterface)一个位于处理器和显示模组之间的高速串行接口DSI(DisplaySerialInterface)一个位于处理器和摄像模组之间的高速串行接口。
4,DSI分层结构DSI分四层,
对应D-PHY、DSI、DCS规范、分层结构图如下:
•PHY定义了传输媒介,输入/输出电路和和时钟和信号机制。
•LaneManagement层:发送和收集数据流到每条lane。
•LowLevelProtocol层:定义了如何组帧和解析以及错误检测等。
•Application层:描述高层编码和解析数据流。 河南MIPI测试安装