克劳德高速数字信号测试实验室
MIPID-PHY信号质量测试
MIPID-PHY的信号质量的测试方法主要参考MIPI协会发布的CTS(D-PHYPhysicalLayerConformanceTestSuite)。要进行MIPI信号质量的测试,首先要选择合适带宽的示波器。按照MIPI协会的要求,测试MIPID-PHY的信号质量需要至少4GHz带宽的示波器。为了提高更好测试的效率,测试中推荐采用4支探头分别连接clk+/clk-和data+data一信号进行测试,对于有多条Lane的情况可以每条数据Lane分别测试。 MIPI测试 D-PHY物理层自动一致性;电气性能测试MIPI测试调试

2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 电气性能测试MIPI测试调试MIPI CSI、DSI、UFS、C-PHY、D-PHY、M-PHY概念理解;

终端电阻的校准,需要通过如图3所示的RTUN模块来实现。它的原理是利用片外精细电阻对片内电阻进行校准。基准电路产生的基准电压vba(1.2V)经过buffer在片外6.04K电阻上产生电流,用同样大小的电流ires流经片内电阻产生电压与rex-tv(1.2V)进行比较,观察比较器的输出。通过setrd来控制W这三个开关,从000到111扫描,再从111到000扫描,改变片内电阻大小,观察比较器输出cmpout信号的变化,从而得到使得片内电阻接近6.04K的控制字。图2中的比较器终端电阻采用与该模块相同类型的电阻,以及成比例的电阻关系。当RTUN模块完成校准后,得到的控制字setrd同时控制比较器的终端电阻,从而使得比较器终端电阻接近100欧姆。
液晶屏接口类型有LVDS接口、MIPIDSIDSI接口(下文只讨论液晶屏LVDS接口,不讨论其它应用的LVDS接口,因此说到LVDS接口时无特殊说明都是指液晶屏LVDS接口),它们的主要信号成分都是5组差分对,其中1组时钟CLK,4组DATA(MIPIDSI接口中称之为lane),它们到底有什么区别,能直接互联么?在网上搜索“MIPIDSI接口与LVDS接口区别”找到的答案基本上是描述MIPIDSI接口是什么,LVDS接口是什么,没有直接回答该问题。深入了解这些资料后,有了一些眉目,整理如下。首先,两种接口里面的差分信号是不能直接互联的,准确来说是互联后无法使用,MIPIDSI转LVDS比较简单,有现成的芯片,例如ICN6201、ZA7783;LVDS转MIPIDSI比较复杂暂时没看到通用芯片,基本上是特制模块,而且原理也比较复杂。其次,它们的主要区别总结为两点:1、LVDS接口只用于传输视频数据,MIPIDSI不仅能够传输视频数据,还能传输控制指令;2、LVDS接口主要是将RGBTTL信号按照SPWG/JEIDA格式转换成LVDS信号进行传输,MIPIDSI接口则按照特定的握手顺序和指令规则传输屏幕控制所需的视频数据和控制数据。信号完整性测试:检查MIPI信号传输的可靠性和稳定性,包括检测信号波形的噪声、抖动、失真等;

数据通路[D0:D3]的D0通路是双向通路,用于总线周转(BTA)功能。在主发射机要求外设响应时,它会在传输的数据包时向其PHY发出一个请求,告诉PHY层在传输结束(EoT)后确认总线周转(BTA)命令。其余通路和时钟都是单向的,数据在不同通路中被剥离。例如,个字节将在D0上传送,然后第二个字节将在D1上传送,依此类推,第五个字节将在D0上传送。根据设计要求,数据通路结构可以从一路扩充到四路。图3是1时钟3路系统上的数据剥离图。每条通路有一个的传输开始(SoT)和传输结束(EoP),SoT在所有通路之间同步。但是,某些通路可能会在其他通路之前先完成HS传输(EoT)。MIPI LCD 的CLK时钟频率与显示分辨率及帧率的关系;电气性能测试MIPI测试调试
MIPI信号完整性测试通常包括哪些方面;电气性能测试MIPI测试调试
如何测试电接口信令?
数据在HS模式下传送,在线路空闲时,发射机切换到低功率模式,以便节能。在高速(HS)模式下,差分电压最小值是140mV,标称值是200mV,比较大值是270mV,数据速率扩展到比较大2.5Gb/s。HS模式由两种可能状态组成:Differential-0(HS-0)和Differential-1(HS-1)。在低功率(LP)模式下,信令采用两条单端线路,摆幅为1.2V,比较大运行数据速率为10Mb/s。数据+(Dp)线路和数据-(Dn)线路相互独立。每条线路可以有两种状态:0和1,这会导致LP模式,其有四种可能的状态:LP-00,LP-01,LP-10,LP-11。 电气性能测试MIPI测试调试
在四条通路之间,在以2.5 Gbps/路运行时,D-PHY 1.2信号的最大吞吐量约为10 Gbps。物理层信号有两种模式:高速(HS)模式和低功率(LP)模式。高速[HS]模式用于快速传送数据。在系统处于空闲时,低功率[LP]模式用来传送控制信息,以延长电池续航时间。HS和LP模式有不同的端接方式,系统应能够动态改变端接方式,以支持这两种模式 HS数据的速度越高,显示器能够支持的分辨率越高,影像的清晰度也就越好。数据速率与分辨率之间的关系,还要看一下其他几个参数。 ●像素时钟:决定着像素传送的速率 ●刷新速率:屏幕每秒刷新次数 ●色彩深度:用来表示一个像素的颜色的...